Разделы
Рекомендуем
|
Автоматическая электрика Структура электропривода Продолжение табл. 3.41
Источники питания Стабилизатор напряжения: I модификация* П модификация III модификация Питание устройств УВСР-ДИ То же Входное постоянное напряжение - 16 ± 3 В Выходное иапряжевае - 5+0,1 в Ток нагрузки - ие более 0,26 А Стабильность выходного напряжении - ие хуже 0,4/о Переменная составляющая выходного иапряження - не более 20 мВ Входное аапрнжеаие - 28 + 4 В Выходное иаоряасеаае - 12.0± 23 В Ток нагрузка - яе белее 0,26 А Стабильность выходного напряжения - ие хуже 0.2% Переменная составляющая вмходного напряжении - ве более 30 мВ Входвое вапряжевве 38 + 7.6 В Выходное вапряжевве 27±03 В Ток вагруакв - ве более 0.26 А Стабвльвость выходного вапряжеиия - ве хуже 0% Перемеввав составляющан выходвого вапря-жеввя - яе более 20 иВ * Ток вагруакв может быть увелвчев прв дополввтельвом включеввв регулвруемого евлового траиаисюра. систем является включение в УБСУ-ДИ построенных из ячеек типовых блоков, способных выполнять достаточно сложные логические и арифметические операции и представляющих собой функкщонально-закончен-ные изделия. Номенклатура тнпоиых блоков разработана исходя из основного назначения устрой-сти УБСР-ДИ: построения цвфроиых и цифро-аналоговых систем управления автоматизированными электропрниодами. Информация и подобных системах представляется и виде чисел и параллельном коде, частот поито-рення сигиалои и аналоговых сигналои, no9Tmiy в номенклатуру включены блоки, обрабатыиающие чнслоиую информацию (фор-мироиатель чисел, даскрнминатор чисел, арифметическое устройство), обрабатывающие частотные сигналы (генератор частотных сигналов, цифроиой интегратор, упраиляемый делитель частоты) и преобразующие код чисел и частоту и частоту и код числа (преобра-зоиатель код - частота; преобразоиатель частота - код). Дяя рационального использоиания быст-родейстиия устройств УБСР-ДИ целесообразно строить из них системы, работающие в мультиплексном режиме,т. е. последоиатель-но и однотипно обрабатывающие информацию нз различных всточннкои нлн и различных целях. Для реализации мультиплексного режима в номенклатуре предусмотрены соответствуюпр1е блоки (селектор входных сигналов, селектор выходных сигналои, коммутатор сигиалои). Дяя приема информации от управляющей ЭВМ, датчиков, аппаратои ручного управления н из других систем автоматики предназва- чены блоки виода регистр памяти иходной, формироиатель сигналои импульсного датчика, формирователь сигналов кодового дат чика). В номенклатуре предусмотрены таюяе блоки аывода цифровой информации (регистр-памяти выходной, усилители выходные) я блоки связи с аналогоиыми системами peiy- лировання (преобразоиатель код - напряжем иие). В блоках УБСР-ДИ, предаазначеины* для обработки числовой информации, прф- дусмотрена иозможность кодироиаяия чвсо№ как и двоичном, так н и двончно-десятичнвЙ (8421) коде. Упраиляющие сигналы коднр<к ваны таким образом, что значение сигнала соответствует разрешению выполнеиия та* илн иной операции. Информационные и упраиляющие ст налы систем управлеиия с устройстиами *te блоками УБСР-ДИ делятся на две rpynidtr инутреннне н внешние. К ииутреннвм ci налам относятся сигналы между блоками расположенными ииутрн одного шкафа. Эж сигналы представляются положительной ло- гикой и имеют уровни: Ui = 2,4 + 5,5 В, Uo= О -i- 0,4 В. Нагрузочная способность иыходои всех блокои по внутренним сигналам состаиляет 30 элемеитои. Внешние сигналы сиязыиают ксшплект-ные устройства УБСР-ДИ с другими устройствами, расположенными иие шкафа комплектного устройства: датчи ками, аппаратами управления, управляющей ЭВМ, другими системами управлеиия. Для предстаиления внешних сигналои используется отрицательная логика с уровнями: i/i = О + 4,8 В, t/g = = 23 30 В,
Регистр паиятя входной Б101 Регистр памяти выходной Цифровой ИНТГ рТОр Селектор входных свгвадов БИ1 Селектор выходных свгвалов БПЗ Формирователь чисел Б131 Формирователь чисел Б133 Дяскрими-ватор чисел Арифметическое устройство ТБ181 Прием и хранение числовой ввформацин путем выбора одного из двух чисел, поданных ка входы, я его ззпомиваная Прием и храневве числовой ннформвцвв путем записи восьми чисел, поданных иа входы, в кх эапоиавакия. Через один числоврй вход последоЕвтельио записываются два числа Определение я аифровом виде интегральной составляющей разности частот двух последовательностей импульсов, реверсивный счет импульсов Переключение сигналов чисел с трех направлений на одно . Переключение сигналов Чисел с трех Направлений на одно Фориировавне выходного числа, изменяющегося во времевя с заданным темпом до величины, раввой входному числу, путем нзмене-вня содержимого реверсивного счетчика 6 помощью суммирования илв вычитз-ивя ямпуяьсоа от внешнего всточвика Формирование выходного числа со знаком, изменяющегося во времени с заданным темпом до величины, равной входному числу с учетом его зкака, путем яз-меиивя содержимого реверсивного счетчика с помощью суммирования или вычитания импульсов от ввешнего всточвика Поразрядное сравнение по модулю двух чисел с выработкой сигналов больше , меньше , равно Алгебраическое -сложение в вычвтавие двух чисел па комбинационному принавпу Количество числовых входов - 2 Количество числовых выходов - I Количество Хранимых чисел - 1 Количество разрядов числа - 16 Количество числовых входов - 21 Количество числовых выходов - 8 Колвчеетво храянмых чисел- 8 Количество разр9(дов чя-сла - 4 Наибольшие частоты входных импульсов обеих после-дЬвательностей - не более 100 кГц Чрсяо разрядов -16 Число селекторов - 3 Количество числовых входов у каждого селектора-3 Количество числовых выходов V каждого селектора - 1 Количество разрвдов числа-В Число селекторов - 3 Количество числовых входов у каждого селектора - 3 Количество числовых выходов у каждого селектора- 1 Количество разрядов числа -4 Количество числовых входов - 1 Количество числовых выходов - 1 Количество, разрядов - 16 Количество, числовых входов - 1 Количество числовых выходов - 1 Количество разрядов числа - 12 Количество разрядов эвз-ка - 1 Количество двскримввато-ров -3 Количество числовых входов каждого дискрниивато-ра-2 Количество разрядов чвс-ла -8 Количество чвсяювых входов слагаемых - 2 Количество числовых выходов - 1 Количество разрядов числа - 8 Одвя числовой вхол с раэ-делвтелямя дискретных сигналов для приема ввешвнх свгвалов кода. Колачество числовых входов с разделителями двскрепгвых сигналов может быть увелвчево с помощью селекторов входных сигналов Б111 На чвсловых выходах ус-тавовлены усилители с гальванической раавязкой сигналов. Беэножеи прием в хравеаве четырех - чвсел с количеством разрядов 8 нли двух чвсел с количество разрядов 16 Имеются входы параллель-вой записи чвсел, блокировка перепсмгеевия интегратора, сивхронвэацвя входных импульсов, определение знака интеграла Два чвсловых входа каждого селектора с рааделите-лямя дискретных сигналов кода. Воаможяо посяедова-тельиое (для увеличения числа иаправлеввй) ила параллельное (для увеличеиня количества разрядов числа) включение селекторов На чвсловых выходах уо-та80вле11ы усвлатвлн ыощ. воств с гальваваческов раз-вазк(Л сигналов. Возможно последовательное (для уве-лвченвв числа ваправл ввй) ила параллельное (для уве-лвчевая количества разрядов числа) включение селекторов Имеются режимы: формв-роваивя числа, последова-тедьвой коррекцин чвеаа (больше, меньше) в храве-ВИЯ чвела. На выходе бЛока ннеется ситвал равенства входного и выходного чвсел Чвела ва входы могут задаваться ввутревввмя яли вветввмв свгваяамв. - а также от задатчика посто-яввого числа. Даскрвквва-торы могут соедваятьсячпа-раллельво для сраввевва чнсео с колвчеетаом рааря-дов 16 Воамоясво пяраллельаое вилючение двух блоков для сдожеввя чисел с колвче-ством разрядов 16 б Заказ 434 Продолжение табл. 3.42 Наимеиоза-ние и тнп Назизчеиие и принцип действия Оснозные технические даииые Примечания Дешифратор Б141 Коммутатор сигналов В142 Делитель частоты управляемый 5131 Преобразователь код-частота 5152 Преобразователь частота-код 5153 Блок упрзв-лення 5201 Генератор частотных сигналов 5301 Формирователь сигналов импульсного датчика Б401 Преобразователь код-напряжение Б501 Усилители выходные B4U3 Прием и преобразование числовой ииформацик путем выбора одного из четырех чисел, поданных иа входы, и преобразование его кода из ВС в код 1 из 16 или из BCD 8 код 1 из 10 Последовательная коммутация логических сигналов Деление числа импульсов, поданных на вход, иа заданное число или отсчет заданного числз импульсов путем записи заданного числа в реверсивный счетчик и уменьшения его содержимого до нуля с, помощью входных импульсов Преобразование числа в пропорциональную ему частоту путем иитегрнровзиия преобразуемого числа на изкзпливэющем сумматоре с выделением сигналов переполнения, частота повторения которых явАяетси выходной частотой преобразователя Преобразование частоты повторения импульсов или времеиндго интервала в число путем подсчета числа импульсов за заданный интервал времеии с ззпомнианнем получеиного числа иа время последующего кнтервзла времеии Построение нетнповых узлов обработки цифровой информации путем использования монтажных Ячеек с ус-таиовлеииыми иа иих микросхемами, соединенными проводным монтажом Выработка ряда частотных сигналов путем преобразования частоты внутреннего, стабнлизнроваииого кварцем генератора или внешнего задающего генератора Формирование длительности импульсов датчика, учет-верение нх числа, определение направления вращения датчика Преобразование числа в прямо нлн обратно пропорциональное ему напряжение, полярность которого зависит от эизка числз Гальваническая развязка сигналов и усиление их по мощности Количество числовых входов - 4 Количество числовых выходов - 1 Количество разрядов входного числа - 4 Код выходного числз: 1 нз 16 или I из 10 Количество внешних сигналов, коммутируемых иа парзфазиый выход, - 8 Количество выходов, на которые коммутируется входной сигнал,- 8 Количество управляемых Делителей - 2 Количество раврядов заданного числа - 8 Количество преобразователей - 2 Количество разрядов преобразуемого числа - 8 Наибольшая преобразуемая (опорная) частота - 1МГц Погрешность преобразования - I единица младшего разряда Количество разрядов выходного числа- 16 Наибольшее число монтажных ячеек - 3 Частота внутреннего генератора, стзбнлиэировзииого кварцем, - 2 МГц Сдвиг двух входовых последовательностей импульсов дзтчнка - 90° Наибольшая частота каждой из последовательностей - 50 кГц Входной код - параллельный потенциальный двоичиый или двоичио-десятичный (8421) Число разрядов - 16 (4 тетрады) Выходной сигнал -0+10 В; 0+5 мА Погрешность преобразования - не более +0,5 % Количество усилите- лей - 32 Тип логики выходных сигналов - отрицательная Нзпряжеиие вмходного сигнала 0-27 В Ток выходного сигнала 0-200 мА Два числовых входа с раэ-делктеляин дискретных сигналов Число может задаваться внутренними или внешними сигналами, а также от задатчика постоянного кода. Воэможйо последовательное включеиие управляемых делителей для увеличении количества разрядов заданного числа Числз нз входы могут 33-дзватьси внутреиянми или внешними сигналами, а также от задатчика постояи-иого числа На аходы могут подаваться как внутренние, так и внешние сигналы Имеется преобразователь частота-напряженне с уровнем выходного сигнала 0+10 В; 0+5 мА Входные и выходные сигналы могут быть гальванически разделены
|
© 2010 KinteRun.ru автоматическая электрика
Копирование материалов разрешено при наличии активной ссылки. |